時(shí)間:2019-12-06 瀏覽次數(shù):2970次
蘇州斯?fàn)柼匚㈦娮佑邢薰臼荴JTAG(英國(guó))授權(quán)的技術(shù)合作伙伴(Techincal Partner)。
高級(jí)圖形化開(kāi)發(fā)接口針對(duì)被測(cè)電路板配置XJTAG
XJDeveloper是簡(jiǎn)單快速地安裝和測(cè)試的圖形化工具。在制造過(guò)程中,隨著XJDeveloper 通過(guò)在產(chǎn)品設(shè)計(jì)中書(shū)寫(xiě)的腳本的重復(fù)使用,可縮短產(chǎn)品上市的時(shí)間。
一個(gè)內(nèi)嵌的連接性測(cè)試,結(jié)合非JTAG的XJEase,核對(duì)電路板的短路開(kāi)路故障。 使用XJDeveloper可簡(jiǎn)單創(chuàng)建或是定制測(cè)試。通過(guò)DFT分析可以查看電路板的測(cè)試覆蓋率,同時(shí)內(nèi)置了網(wǎng)絡(luò)表瀏覽器 提供簡(jiǎn)單的界面,查看器件之間的連接性。
XJDeveloper 可用于JTAG器件(例如CPLD,FPGA)與非JTAG器件(例如 EEPROM,Flash)之間的編程 。
XJDeveloper 產(chǎn)品規(guī)格 PDF | 查看所有數(shù)據(jù)表
特征
高級(jí)連接測(cè)試
有比大多其它JTAG解決方案更高的測(cè)試成功率和提供高精度的故障隔離。
靈活的、高級(jí)的、測(cè)試描述語(yǔ)言 簡(jiǎn)化創(chuàng)建測(cè)試的處理
以器件為中心的方法
器件測(cè)試可以無(wú)需修改在不同的電路板上重用。
測(cè)試和編程非JTAG器件
可以測(cè)試和編程連接到鏈上JTAG器件的非JTAG器件,實(shí)現(xiàn)高級(jí)測(cè)試-例如以太網(wǎng)回環(huán)。
免費(fèi)器件測(cè)試庫(kù)
安裝XJEase庫(kù)包含測(cè)試上千個(gè)設(shè)備。
無(wú)需了解JTAG的工作機(jī)理
XJTAG 系統(tǒng)操作將如何驅(qū)動(dòng)JTAG 鏈。
器件編程
通過(guò)XJEase可用SVF和STAPL文件對(duì)器件進(jìn)行編程,或者用XJDeveloper腳本對(duì)器件直接編程。
Layout Viewer(布局觀察器) 讓你可以快速找到器件、網(wǎng)絡(luò)和管腳在電路板上的實(shí)際位置。
XJTAG原理圖瀏覽器 來(lái)快速了解電路中正在使用的設(shè)備,以幫助識(shí)別故障和調(diào)試測(cè)試。
集成自定義應(yīng)用程序,來(lái)創(chuàng)建整個(gè)測(cè)試系統(tǒng)。
支持 1149.1 和 1149.6 器件標(biāo)準(zhǔn)
主要優(yōu)點(diǎn)
由于高精度的故障隔離,從而縮短了調(diào)試板子的時(shí)間。
提高您的產(chǎn)品上市時(shí)間,降低您的項(xiàng)目風(fēng)險(xiǎn)的早期設(shè)計(jì)驗(yàn)證
在制造和現(xiàn)場(chǎng)支持時(shí),通過(guò)重用原型/設(shè)計(jì)的測(cè)試,可降低這個(gè)測(cè)試開(kāi)發(fā)時(shí)間
通過(guò)測(cè)試重用,可跨越項(xiàng)目,并能連續(xù)不斷的節(jié)省時(shí)間
高級(jí)連接測(cè)試
作為腳本的一部分,一個(gè)擁有專(zhuān)利的連接測(cè)試能在板上運(yùn)行。通過(guò)利用板上器件的特征和內(nèi)連關(guān)系的知識(shí),XJTAG能夠?qū)崿F(xiàn)比其它JTAG系統(tǒng)更高的測(cè)試精度。 通過(guò)監(jiān)控器件案的狀態(tài),XJTAG還可以對(duì)發(fā)現(xiàn)的任何故障提供有關(guān)定位和故障的精確特征的更多信息。除此以外,輸出信息中還包含了一些可點(diǎn)擊的鏈接,使故障非常容易地就能在Layout Viewer中顯示出來(lái)。
XJEase --- 靈活的、高級(jí)的、測(cè)試描述語(yǔ)言
具備一個(gè)編程語(yǔ)言的所有優(yōu)點(diǎn)和靈活性,如循環(huán)、變量、流程控制,這些都可用于描述器件和電路的測(cè)試。 在XJEase程序的控制下,通過(guò)生成要求的測(cè)試序列,XJTAG可以很容易地實(shí)現(xiàn)其它JTAG系統(tǒng)無(wú)法實(shí)現(xiàn)的復(fù)雜的測(cè)試。
XJDebug是一個(gè)XJEase的命令行接口,它包含有一個(gè)傳統(tǒng)風(fēng)格的調(diào)試器,可以實(shí)現(xiàn):
單步運(yùn)行;
設(shè)置或刪除斷點(diǎn);
檢查和設(shè)置變量值;
記錄與硬件的交互結(jié)果供以后回放。
以器件為中心 --- 可重用測(cè)試
創(chuàng)建一個(gè)XJDeveloper測(cè)試系統(tǒng)并不需要了解JTAG的基本知識(shí)。用XJEase編寫(xiě)的所有器件測(cè)試腳本都是獨(dú)立于特定的在測(cè)器件的。這些測(cè)試腳本的依據(jù)是器件的透視圖,設(shè)定一個(gè)器件指定引腳的電平水平,運(yùn)行測(cè)試后,所有的引腳的狀態(tài)是一個(gè)預(yù)定的結(jié)果。然后XJTAG運(yùn)用他們對(duì)電路的知識(shí)創(chuàng)建相應(yīng)的測(cè)試序列。這意味著對(duì)一個(gè)器件的測(cè)試腳本開(kāi)發(fā)完成,這些腳本就可以不需任何附加工作就可用于任何電路板上。
測(cè)試和編程非JTAG器件
XJDeveloper可以用來(lái)測(cè)試和編程非JTAG器件,包括Flash、 RAM、 FIFO 陣列, IIC器件, SPI器件和網(wǎng)絡(luò)控制器。
免費(fèi)器件測(cè)試庫(kù)
安裝XJEase庫(kù)包含測(cè)試上千個(gè)設(shè)備,包括Flash和其它器件編程的實(shí)例。即使用戶從未使用過(guò)XJTAG,無(wú)需額外的編程,建立一個(gè)完整的測(cè)試工程也是可能的。
用戶如果不能找到你特定的器件文件,可以下載相似器件的文件,并稍微改動(dòng)一下滿足要求。同時(shí),我們也將提供這個(gè)方面的服務(wù),滿足用戶的要求。
無(wú)需了解JTAG工作機(jī)理
如果您不得不創(chuàng)建您的測(cè)試,XJDeveloper也可讓您的工作變得容易,XJEase已經(jīng)對(duì)器件測(cè)試時(shí)創(chuàng)建測(cè)試向量并實(shí)施這些測(cè)試的細(xì)節(jié)進(jìn)行了抽象,這意味著開(kāi)發(fā)非JTAG器件的測(cè)試時(shí)簡(jiǎn)單快捷的。
XJDeveloper將檢查待測(cè)的器件引腳是否在JTAG器件可訪問(wèn)的網(wǎng)絡(luò)上,并且JTAG器件引腳必須是可聽(tīng)從控制去訪問(wèn)正確的網(wǎng)絡(luò)。
XJDeveloper screenshot, showing the high-level language used to create a connectivity test for a memory device
而且,一旦您有某個(gè)器件的測(cè)試文件,只要電路板上有該器件,您就可重用這些文件。
多板測(cè)試
測(cè)試多板和測(cè)試單個(gè)板一樣容易。只要把網(wǎng)表提供給XJTAG,并且告訴它這些板的相互連接關(guān)系,其它事情就交由XJTAG的運(yùn)行引擎去處理。
運(yùn)行測(cè)試
從XJDeveloper內(nèi)部可以直接運(yùn)行測(cè)試腳本。當(dāng)然您也可以根據(jù)需要用其它方法運(yùn)行測(cè)試腳本。
XJRunner是生產(chǎn)/服務(wù)環(huán)境下運(yùn)行階段的解決方案,是專(zhuān)門(mén)為生產(chǎn)和服務(wù)環(huán)境設(shè)計(jì)的,包含有額外的日志、序列碼和用戶管理功能。它有命令行和圖形界面兩個(gè)版本,以便將XJTAG與其它測(cè)試系統(tǒng)集成。
網(wǎng)表
能被XJTAG自動(dòng)識(shí)別的網(wǎng)表格式包括: EDIF 2 0 0, RINF, Protel, PADS-PCB, Cadence Allegro, P-CAD, Genrad, BoardStation (Mentor), Zuken, Protel V2 和50多種格式。如果不能識(shí)別用戶的網(wǎng)絡(luò)表格式,我們將幫助轉(zhuǎn)換并為用戶提供未來(lái)版本的支持。